数字电子和逻辑设计教程188金宝搏真人20 最近更新时间 :2019年1月29日 关于数字电子和逻辑设计的最新文章 话题 : 数字系统和表示 程式 布尔代数和逻辑门 门电平最小化 组合逻辑电路 触发器和顺序电路 注册和柜台 内存和可编程逻辑 数据通讯 快速链接 数字系统和表示: 二进制表示 数字系统和基础转换 浮点表示 程式 : 二进制转换的二进制程序计划 二进制转换的小数计划 十进制八大转换计划 八进制转换的程序 十进制十六进制的计划 布尔代数和逻辑门: 布尔代数的属性 布尔函数的表示 规范和标准形式 功能完整性 逻辑门 门级最小化: k-map(卡纳省地图) 在k映射中筛选出来 5变量k映射 可变参赛者地图(VEM) 最小化布尔函数 共识定理 组合逻辑电路: 半加法器 半副波 使用NAND和HALF-DIBORTRACTOR使用NAND和盖茨 全加法器 完整的减法者 代码转换器 - BCD(8421)到/来自超出-3 代码转换器 - 从格雷代码二进制 代码转换器 - BCD到7段解码器 平行加法器和平行减法器 携带展望前进的加法器 幅度比较器 BCD加法器 编码器和解码器 编码器 二进制解码器 使用解码器组合电路 多路复用器 静态危险 触发器和顺序电路: 闩锁 一点存储器单元 触发器(类型和转换) 主奴隶JK触发器 序列电路引入 同步顺序电路 异步顺序电路 组合和顺序电路之间的差异 RTL(寄存器传输级别)设计VS顺序逻辑设计 同步和异步顺序电路之间的差异 注册和计数器: 柜台 给定序列的设计计数器 n位约翰逊柜台 倒置分析计数器中的增量 涟漪柜台 数字逻辑|戒指柜台 转移寄存器 设计101序列检测器 通用移位寄存器 RTL(寄存器传输级别)设计VS顺序逻辑设计 Verilog数据类型 内存和可编程逻辑: 只读内存(ROM)|分类和编程 可编程逻辑阵列 编程阵列逻辑 RAM VS ROM 运算放大器(OP-AMP) 数据通讯 : 块编码 单极,极性和双极线编码之间的差异 宽带和基带传输之间的差异 传输障碍 什么是争先恐后的? 模拟转换(调制) 模拟到数字转换 数字到模拟转换 数字和模拟系统之间的差异 快速链接 : 最后一分钟注释(LMN) 测验论数字电子与逻辑设计 数字电子与逻辑设计练习问题!如果您发现任何不正确的任何内容,请写出评论,或者您想要共享有关上面讨论主题的更多信息。 我的个人笔记 arrow_drop_up. 保存